【站僕】摩檸Morning>試卷(2016/02/04)

高等電子電路學題庫 下載題庫

104 年 - 104年升官高等電子電路學研究(包括類比與數位)#41792 

選擇:0題,非選:8題 我要補題 回報試卷錯誤
【非選題】
1.一、電晶體電路如下圖,其中電晶體 Q1 與 Q2 性能相同,偏壓於主動區時|VBE| = 0.7 V, 電流增益趨近無窮大(β = ∞) ,於飽和區時 VCE = 0.2 V。又 VCC = +5 V,VEE = -5 V, R1 = 5 kΩ,R2 = 15 kΩ,R3 = R4 = R5 = 10 kΩ。試算標示的電壓 v1 及 v2,與電流 i1 及 i2。(20 分)


編輯私有筆記及自訂標籤

50
 【站僕】摩檸Morning:有沒有達人來解釋一下?
倒數 1天 ,已有 0 則答案


【非選題】
2.
二、如圖(a)之放大器,電晶體 M1,2 參數:g m = 1 mA/V 及 λ = 0,VDD = 5 V,電流源 I SS = 1 mA,並聯之電阻 R SS = 1 kΩ,具有不對稱的負載電阻,R D1 = 10.1 kΩ, R D2 = 9.9 kΩ。 (每小題 10 分,共 30 分)

【題組】 ⑴試算此電路之輸入直流位移電壓(dc offset voltage) 。


編輯私有筆記及自訂標籤

50
 【站僕】摩檸Morning:有沒有達人來解釋一下?
倒數 2時 ,已有 0 則答案


【非選題】
3.【題組】 ⑵試算此電路之共模抑制比率(common-mode rejection ratio) 。

編輯私有筆記及自訂標籤

50
 【站僕】摩檸Morning:有沒有達人來解釋一下?
倒數 4天 ,已有 0 則答案


【非選題】
4.【題組】 ⑶將此單級放大器串接如圖(b),輸入小訊號 11 mV 在正端,9 mV 在負端。試算輸出 之 v1 及 v2 電壓分別為多少? 

編輯私有筆記及自訂標籤

50
 【站僕】摩檸Morning:有沒有達人來解釋一下?
倒數 1天 ,已有 0 則答案


【非選題】
5.
三、下圖電路可以做為數位電路之正反器使用,當 vin < vIL 時,輸出邏輯 1,當 vin > vIH 則輸出邏輯 0。電晶體參數:  ,截止電壓 V TH = 1 V,及  λ = 0。電路之 VDD = 5 V,RD = 5 kΩ。(每小題 10 分,共 30 分)

【題組】 ⑴試算此電路輸出邏輯 1 之最高輸出電壓 vOH 與邏輯 0 之最低輸出電壓 vOL。


編輯私有筆記及自訂標籤

50
 【站僕】摩檸Morning:有沒有達人來解釋一下?
倒數 1天 ,已有 0 則答案


【非選題】
6.【題組】 ⑵輸入之截止電壓 vIL 與 vIH,通常定義為電壓轉換曲線上斜率等於-1 之兩個輸入電 dv 壓,意即 之處。試算此電路之截止電壓 vIL 與 vIH。 

編輯私有筆記及自訂標籤

50
 【站僕】摩檸Morning:有沒有達人來解釋一下?
倒數 3天 ,已有 0 則答案


【非選題】
7.【題組】 ⑶當此電路輸入訊號為邏輯 0(電壓 0 V)與 1(電壓 VDD)變化之週期方波,所消 耗之平均功率為多少? 

編輯私有筆記及自訂標籤

50
 【站僕】摩檸Morning:有沒有達人來解釋一下?
倒數 1天 ,已有 0 則答案


【非選題】
8.四、試建立用 NAND 邏輯閘設計的 CMOS SR 正反器(flip-flop) ,列出其真值表、邏輯 電路與 CMOS 電路。 (20 分)

編輯私有筆記及自訂標籤

50
 【站僕】摩檸Morning:有沒有達人來解釋一下?
倒數 7時 ,已有 0 則答案


懸賞詳解

國二歷史上第三次

15「晉幫」和「徽幫」商人以擅於經商聞名全中國始於何時? (A)宋代 (B)元代 (C)明代 (D)清代。 ...

50 x

前往解題

104 年 - 104年升官高等電子電路學研究(包括類比與數位)#41792-阿摩線上測驗

104 年 - 104年升官高等電子電路學研究(包括類比與數位)#41792