阿摩線上測驗 登入

試題詳解

試卷:105年 - 105 普通考試_電子工程、電信工程:計算機概要#54348 | 科目:計算機概論、大意(資訊科學概論,電腦常識,電子計算機概論)

試卷資訊

試卷名稱:105年 - 105 普通考試_電子工程、電信工程:計算機概要#54348

年份:105年

科目:計算機概論、大意(資訊科學概論,電腦常識,電子計算機概論)

複選題
5 設 x 為被加位元,y 為加位元,且 mi表布林邏輯中第 i 項之最小項(minterm),試問下列電路中何 者為利用 2 對 4 解碼器(2×4 Decoder)的半加器(Half Adder)?
(A) 
(B)
(C) 
(D)
正確答案:登入後查看

詳解 (共 2 筆)

推薦的詳解#2808505
未解鎖
x,y 的半加器中,Sum部分為x'y+...
(共 86 字,隱藏中)
前往觀看
16
0
推薦的詳解#3813219
未解鎖
想不通A跟C的結果是一樣的
(共 15 字,隱藏中)
前往觀看
6
0