1各項處理器設計策略,下列何者不是 RISC(Reduced Instruction Set Computer)的設計方針?
(A)透過編譯器的指令排程(instruction scheduling)以提升管線式(pipeline)架構的運算效能
(B)讓每個算術運算指令皆可讀寫記憶體運算元,以提升運算效能並降低指令數量
(C)算術運算指令僅可使用暫存器運算元,並透過編譯器的暫存器配置(register allocation)提升運算 效率
(D)讓每道指令皆有相同的指令長度,以便於設計超純量(superscalar)處理器架構
答案:登入後查看
統計: A(48), B(156), C(113), D(99), E(0) #2938963
統計: A(48), B(156), C(113), D(99), E(0) #2938963
詳解 (共 3 筆)
#5734236
RISC(reduced instruction set computer)
RISC 架構有以下特點:
- 指令長度固定,CPU 更容易做解碼
- 盡可能將資料放在 CPU 的暫存器中操作
- 處理器的硬體簡化,所以時脈容易提高且更省電
- 因為複雜的指令皆由多個基本指令組成,對於記憶體的開銷更大
10
0