6 使用 2 個SR正反器(flip-flop)與 3 個邏輯閘組成一時序電路(sequential circuit)如下圖所示,其中SR正反器 由NAND閘所組成,A、B表示狀態位元,X表示外部輸入位元,Y表示輸出位元,SA與RA表示第 1 個SR正反 器之輸入位元,SB與RB代表第 2 個SR正反器之輸入位元,CLK表示時脈。關於各個邏輯閘與正反器之時間參 B B 數[tpd表示傳遞延遲時間,ts表示就緒時間(setup time),th表示保持時間(hold time) ]如下: 反向器(inverter):tpd = 0.5ns 互斥或閘(XOR):tpd = 2.0ns 或閘(OR):tpd = 1.0ns 正反器:tpd = 2.0ns, ts = 1.0ns, th = 0.25ns 試問從正緣時脈(positive clock edge)至電路輸出(Y),其最長路徑延遲為何?
(A)3.5ns
(B)4.0ns
(C)5.0ns
(D)6.0ns
答案:登入後查看
統計: A(17), B(30), C(44), D(12), E(0) #1208949
統計: A(17), B(30), C(44), D(12), E(0) #1208949