試卷資訊
試卷名稱:100年 - 100 關務特種考試_四等_資訊處理:計算機概要#46751
年份:100年
科目:計算機概論、大意(資訊科學概論,電腦常識,電子計算機概論)
6 使用 2 個SR正反器(flip-flop)與 3 個邏輯閘組成一時序電路(sequential circuit)如下圖所示,其中SR正反器 由NAND閘所組成,A、B表示狀態位元,X表示外部輸入位元,Y表示輸出位元,SA與RA表示第 1 個SR正反 器之輸入位元,S
B與R
B代表第 2 個SR正反器之輸入位元,CLK表示時脈。關於各個邏輯閘與正反器之時間參 B B 數[t
pd表示傳遞延遲時間,t
s表示就緒時間(setup time),th表示保持時間(hold time) ]如下: 反向器(inverter):t
pd = 0.5ns 互斥或閘(XOR):t
pd = 2.0ns 或閘(OR):t
pd = 1.0ns 正反器:t
pd = 2.0ns, ts = 1.0ns, th = 0.25ns 試問從正緣時脈(positive clock edge)至電路輸出(Y),其最長路徑延遲為何?

(A)3.5ns
(B)4.0ns
(C)5.0ns
(D)6.0ns
詳解 (共 2 筆)
未解鎖
這是一個關於數位邏輯電路時序分析的經典題...