阿摩線上測驗
登入
首頁
>
技檢◆儀表電子-甲級
>
114年 - 11500 儀表電子 甲級 工作項目 07:數位系統 1-50(2025/11/04 更新)#133282
> 試題詳解
40. 相同等級的 CPLD 和 FPGA 相比較,下列何者是正確的?
(A)CPLD 較適用於計數器的動作
(B)CPLD 的矩陣容量較小
(C)FPGA 的正反器較多
(D)FPGA 較適用於解碼電路 。
答案:
登入後查看
統計:
尚無統計資料
詳解 (共 1 筆)
MoAI - 您的AI助手
B1 · 2025/11/12
#7072186
題目解析 在這道考題中,我們比較了 CP...
(共 827 字,隱藏中)
前往觀看
0
0
其他試題
36. 如下圖電路所示,此邏輯電路之輸出 f(A,B,C,D)為何? (A)Σ(2,5,6,7,10,11,12,13) (B)Σ(0,1,3,4,10,11,12,13) (C)Σ(0,1,3,4,8,9,14) (D)Σ(2,5,6,7,8,9,14) 。
#3664859
37. 如下圖電路所示,若(S1,S0)之變化依序為(0,0)→(1,1)→(0,1)→(1,0),則Y 之輸出依序為何? (A)1→0→0→1 (B)1→1→0→0 (C)0→0→1→1 (D)0→1→0→1 。
#3664860
38. 如下圖電路所示之邏輯閘為何? (A)AND (B)OR (C)NAND (D)NOR 。
#3664861
39. 布林代數式化簡方法中,下列那一種較適用於電腦程式處理? (A)代數定律 (B)卡諾圖法 (C)科林頓法 (D)列表法 。
#3664862
41. CPLD 和 FPGA 的特性下列何者是錯誤的? (A)可用 VHDL 語言設計 (B)可用繪電路圖法設計 (C)可用波形法設計 (D)具有燒錄並列 EEPROM 的功能 。
#3664864
42. 是應用下列哪一定律? (A)分配律 (B)結合律 (C)交換律 (D)吸收律 。
#3664865
43. 所有組合邏輯電路可用下列何種邏輯閘來完成? (A)AND (B)OR (C)NOT (D)NAND 。
#3664866
44. 若欲傳遞 2kHz 的正弦波信號,則其取樣頻率最低需為多少? (A)1kHz (B)2kHz (C)4kHz (D)8kHz 。
#3664867
45. 在類比/數位的轉換中若欲增加信號的解析度,則下列的做法何者正確?(A)增高取樣頻率 (B)增加位元數 (C)提高輸入電壓 (D)提高轉換的速度 。
#3664868
46. 下列類比/數位的轉換器中何者速度最快? (A)比較器型 (B)計數器型 (C)連續漸進型 (D)雙斜率型 。
#3664869