阿摩線上測驗 登入

試題詳解

試卷:100年 - 100 初等考試_電子工程:電子學大意(重複)#47545 | 科目:初等/五等/佐級◆電子學大意

試卷資訊

試卷名稱:100年 - 100 初等考試_電子工程:電子學大意(重複)#47545

年份:100年

科目:初等/五等/佐級◆電子學大意

32 圖所示為一動態邏輯(Dynamic Logic)電路。以下何者為錯誤? 

(A)時脈(Clock)等於 0 V 時,Y 等於“1" 
 
(B)時脈(Clock)等於VDD時,Y等於 
 
(C)低位雜訊邊界(Noise Margin For Low Input, NML)=VtN, 其中VtN是N型金氧半電晶體(NMOSFET)的臨限電壓 Y (Threshold Voltage)
 
(D)高位雜訊邊界( Noise Margin For High Input, NMH) = VDD-VtP,其中 VtP是 P型金氧半電晶體 (PMOSFET)的臨限電壓
正確答案:登入後查看

詳解 (共 1 筆)

推薦的詳解#3706462
未解鎖
(D) NMH=VDD-VTN
(共 17 字,隱藏中)
前往觀看
0
0